Un entorno de oficina moderno en el que una persona observa una presentación, con la marca de la empresa visible en la pared y un escritorio equipado con cuadernos y un portátil.

La nueva arma secreta de Francia en la guerra global de los chips

Francia ha lanzado ASTEERICS, un centro nacional de competencia en microelectrónica diseñado para impulsar la independencia europea en semiconductores en el marco de la EU Chips Act. El centro, dirigido por el clúster de competitividad Minalogic, proporciona herramientas de diseño de chips, tecnologías de prototipado y acceso a fundiciones para ayudar a startups y pymes europeas a llevar sus conceptos de semiconductores hasta la producción industrial.

La iniciativa agrupa a seis importantes clústeres franceses de electrónica, entre ellos Alpha RLH, Images & Réseaux, SCS, Pole via S2E2 y Cap’tronic, creando una red nacional unificada que funcionará como ventanilla única para el ecosistema de la microelectrónica, según la red aCCCess. El centro recibe cofinanciación de la Unión Europea a través de la Chips Joint Undertaking del Digital Europe Programme, conforme al Acuerdo de Subvención n.º 101217840.

Como componente oficial francés de la red paneuropea de Chips Competence Centers, ASTEERICS coordinará sus esfuerzos mediante la red aCCCess para garantizar la alineación con las estrategias generales de semiconductores de la UE. Este lanzamiento en París marca un paso crítico en la alineación industrial de Francia con los objetivos a nivel de la UE para la soberanía de los chips.

Tecnologías y Servicios Avanzados

El centro se centrará en tres tecnologías de semiconductores estratégicas: FD-SOI (Fully Depleted Silicon on Insulator), Nitruro de Galio (GaN) y Carburo de Silicio (SiC), según IT SOCIAL. Estas tecnologías son esenciales para desarrollar chips de alto rendimiento y eficiencia energética que abastecen a sectores críticos, como la IA, el IoT, la automoción y la gestión energética.

ASTEERICS proporcionará acceso a herramientas de Automatización del Diseño Electrónico (EDA) que a menudo tienen costos prohibitivos, así como a bloques de propiedad intelectual que las startups difícilmente pueden costear por sí solas. El centro también facilitará la conexión entre las pymes y la fabricación a escala industrial, incluido un acceso simplificado a nuevas líneas de producción piloto europeas financiadas por la Chips Act, como la línea FD-SOI gestionada por el instituto de investigación francés CEA-Leti.

Además de los recursos técnicos, la iniciativa ofrece un apoyo empresarial integral que incluye formación, desarrollo de competencias y asistencia en estrategias de comercialización. Los servicios están dirigidos específicamente a startups fabless que planean desarrollar ASICs, ASSPs, FPGAs o Circuitos Integrados Fotónicos.

Impacto en el mercado y cronograma

Aunque el evento oficial de lanzamiento está programado para el 28 de enero de 2026, el centro aún no ha anunciado qué startups fabless francesas serán socios iniciales, ni ha publicado objetivos cuantitativos sobre creación de empleo, inversión o volúmenes de producción. Los observadores de la industria señalan que estas colaboraciones parecen estar aún en fase de desarrollo.

La iniciativa representa una apuesta significativa por la capacidad de Francia de competir en la carrera global de los semiconductores, al reducir las barreras de entrada para las empresas más pequeñas en una industria de chips intensiva en capital. En última instancia, el éxito dependerá de la capacidad del centro para convertir su amplia oferta de servicios en triunfos comerciales para las startups europeas que compiten contra los gigantes de los semiconductores establecidos en Asia y Estados Unidos.

Sources

  • aCCCess Network
  • IT SOCIAL